跳转到主要内容
FPGA 开发圈
Toggle navigation
新闻
视频
技术文章
博客
下载中心
活动
登录
注册
掌握多轴机器人技术:详细步骤指南
智多晶高精度PWM控制方案
五项功能可提升边缘端嵌入式 AI 性能
【ZYNQ Ultrascale+ MPSOC FPGA教程】第二十六章 PS端网络远程更新QSPI
在实际工作中,会遇到产品升级问题,如果按照程序烧录的方式,可能需要打开产品的外壳,这无疑。本章介绍一种通过网络远程更新FLASH程序的方法,包含UDP和TCP两种方法。
2021-02-02 |
FPGA教程
,
QSPI
,
ALINX
【下载】用于 PCI Express 的 Versal ACAP 集成块产品指南 (v1.0)
本文提供有关 Versal™ ACAP 集成块 for PCI Express® 内核的详细信息,IP 性能和资源利用率数据。
2021-02-02 |
PCI-Express
,
Versal-ACAP
,
PG343
【ZYNQ Ultrascale+ MPSOC FPGA教程】第二十五章 PS端以太网使用之lwip
开发板有两路千兆以太网,通过RGMII接口连接,本实验演示如何使用Vitis自带的LWIP模板进行PS端千兆以太网TCP通信。
2021-02-01 |
FPGA教程
,
ALINX
【视频】让自适应计算成为主流
本视频介绍了赛灵思如何使用FPGA编程更容易被软件开发者和AI科学家使用。
2021-02-01 |
自适应计算
,
FPGA编程
查找PetaLinux 的Binding信息
打开Petalinux的DeviceTree文件 (比如dtsi文件),经常看到这样的描述,初学者往往困惑,里面这些信息到底说的是什么呢?比如这个 "interrupt-cells = <2>", 里面这个2 或者设定为 1,4,8 到底是什么意思呢?
2021-02-01 |
Petalinux
,
Binding信息
【Vivado那些事】FPGA配置失败,无法启动怎么办
都知道FPGA的启动方式有很多种,比如JTAG、SPI,BPI,SeletMAP,Serial等等吧,又分为主从即Master和Slave(时钟由FPGA的管脚发出,专用的CCLK信号为主,否则为从,有的配置有辅助时钟EMCCLK,它由外部的晶振提供,从FPGA的EMCCLK输入,经过专用的逻辑,再从CCLK管脚输出给想用的器件,),那么问题来了,配置失败怎么办呢??????????????
2021-02-01 |
FPGA配置
,
Vivado
开发者分享 | Petalinux 工程中设备树的介绍
设备树是 Petalinux kernel 的关键组件,接下来以 2020.1 版本为例,为大家介绍一下在Xilinx Petalinux 工程中的设备树是如何产生,配置以及修改的。
2021-01-29 |
Petalinux
,
设备树
,
每日头条
【视频】实际性能大比拼:自适应计算平台 vs. CPU/GPU
实际性能大比拼:自适应计算平台 vs. CPU/GPU
2021-01-29 |
自适应计算平台
【ZYNQ Ultrascale+ MPSOC FPGA教程】第二十四章 PS端SD卡读写
本章介绍使用FatFs文件系统模块读取SD卡的BMP图片,并通过DP显示。
2021-01-29 |
FPGA教程
,
FatFs
,
ALINX
【下载】AXI 1G/2.5G 以太网子系统产品指南 (v7.2)
实现三模(10/100/1000 Mb/s)以太网MAC或10/100 Mb/s以太网MAC。该核心支持使用MII、GMII、SGMII、RGMII和1000BASE-X接口将MAC连接到PHY芯片。它还为SGMII和1000BASE-X模式提供片上PHY。
2021-01-28 |
PG138
,
以太网子系统
基于Xilinx ZYNQ和7 Serises FPGA的MIPI DPHY 接口实现分享
这次分享一个在Xilinx FPGA实现MIPI DPHY接口的案例(包括CIS协议层)。截止目前为止,Xilinx仅在Ultrascale+及其以上版本的FPGA IO可直接支持MIPI 电平输入,其他的,都需要转换成LVDS来接收。
2021-01-28 |
MIPI-DPHY接口
,
7-Serises-FPGA
,
Zynq
【视频】Vitis AI 全流程讲解
本视频将介绍Vitis AI 设计流程原理及Vitis AI1.3版的新功能。
2021-01-28 |
Vitis-AI
【ZYNQ Ultrascale+ MPSOC FPGA教程】第二十三章 PS端DP的使用
本章介绍PS端DisplayPort的使用。Vivado工程仍然基于“ps_hello”
2021-01-28 |
FPGA教程
2021 年的汽车“芯”该怎么选?Xilinx汽车电子研讨会为您深度解读
在不平凡的2020年,智能化引领汽车产业带来崭新变革,站在2021年的新起点上,基于对自动驾驶汽车技术的不断深入探索,赛灵思将在汽车领域开拓一片新天地,而汽车产业也将继续拥抱新技术与新方法,为实现自动驾驶奠定基石!汽车产业在 2021 年将面临哪些新挑战,迎接哪些新变化?2021年 3月3日 至 3月5日,“Xilinx Adapt China: 汽车电子” 将为你完整解读。
2021-01-27 |
面向 Versal ACAP的 SmartLynq+ 模块:秒级迭代,最大化生产力
SmartLynq+ 模块的构建旨在满足高速调试和跟踪需求,主要面向使用 Versal™ 平台的开发者。与以前的赛灵思调试产品相比,SmartLynq + 模块通过 HSDP 可将 Linux下载时间最多提高28倍,并将数据捕获速度提高100倍。
2021-01-27 |
SmartLynq
,
Versal-ACAP
,
高速调试
,
每日头条
第一页
前一页
…
204
205
206
…
下一页
末页