跳转到主要内容
FPGA 开发圈
Toggle navigation
新闻
视频
技术文章
博客
下载中心
活动
登录
注册
掌握多轴机器人技术:详细步骤指南
智多晶高精度PWM控制方案
五项功能可提升边缘端嵌入式 AI 性能
HDMI1.4/2.0 Subsystem官方例程的建立
本文简单介绍了Xilinx官方的HDMI例程的建立步骤
2023-01-05 |
HDMI1.4
,
视频接口
Xilinx 7系列FPGA收发器架构之接收器(RX)(十二)
本文我们继续介绍7系列FPGA收发器架构的RX部分内容
2023-01-05 |
7系列FPGA
,
收发器
,
接收器
宜鼎国际推出AMD Xilinx Powered FPGA机器视觉平台
EXMU—X261是宜鼎国际的机器视觉平台,由AMD的Xilinx Kria K26 SOM提供支持
2023-01-04 |
宜鼎国际
,
机器视觉
基于Kintex-7 FPGA的核心板电路设计
今天分享的核心板是明德扬公司研发的K7核心板,命名为MP5650
2023-01-04 |
Kintex-7
,
电路设计
基于Xilinx的时序分析与约束(5)----衍生时钟约束
衍生时钟约束必须指定时钟源,在对衍生时钟进行约束时,并不指直接对其周期
2023-01-04 |
时钟约束
,
时序分析
RFSoC应用笔记 - RF数据转换器(9):RFSoC关键配置之RF-DAC内部解析(三)
本文主要对高采样率模式、多频带操作以及IP的数据接口进行介绍。
2023-01-04 |
RFSoC
,
RF数据转换器
,
RF-DAC
支持多种网关类型!米尔基于Zynq-7010/20开发平台工业网关设计应用
米尔电子基于Xilinx Zynq-7010/20的芯片资源设计出了多网口的MYC-Y7Z010/20-V2核心板
2023-01-03 |
米尔科技
,
Zynq-7010
,
工业网关
以Vivado工具为例了解FPGA综合
在设计过程中,各个阶段的生成的文件都是.dcp,Vivado使用的是通用的模型贯穿在设计。
2023-01-03 |
Vivado
,
FPGA综合
Xilinx RFSOC GEN1 ADC和DAC简单测试
RFSOC-27DR产品是基于Zynq UltraScale + RFSoC ZU27DR主芯片的VPX平台评估板
2023-01-03 |
RFSoC
,
ADC
,
DAC
基于Xilinx的时序分析与约束(4)----主时钟约束
主时钟约束,就是我们对主时钟(Primary Clock)的时钟周期进行约束
2022-12-30 |
时钟约束
,
时序分析
在FPGA运行3D游戏的效率比在x86硬件高50倍
《Spheres Vs Shapes》是一款开源的 3D 光线追踪游戏,用 C 语言编写后又被转换为了 FPGA 比特流
2022-12-30 |
FPGA
,
3D游戏
,
Artix-7
,
每日头条
Xilinx 7系列FPGA收发器架构之接收器(RX)(十一)
本文我们一起了解下GTX/GTH收发器中这两种资源的结构和使用方法
2022-12-30 |
7系列FPGA
,
收发器
,
接收器
FPGA高速信号处理的片外静态时序分析
本文作为在高速信号处理时信号输入输出的理论参考
2022-12-30 |
信号处理
,
静态时序分析
基于AMD Xilinx Artix-7 FPGA的XMC模块
Acromag XMC-7A50-AP323 是一款基于 Xilinx Artix-7 FPGA 的 XMC 模块(嵌入式计算模块)
2022-12-29 |
Artix-7
,
XMC
AMD-Xilinx FPGA功耗优化设计简介
对于FPGA来说,设计人员可以充分利用其可编程能力以及相关的工具来准确估算功耗
2022-12-29 |
FPGA
,
功耗优化
,
每日头条
第一页
前一页
…
84
85
86
…
下一页
末页