跳转到主要内容
FPGA 开发圈
Toggle navigation
新闻
视频
技术文章
博客
下载中心
活动
登录
注册
技术
【工程师分享】 解决PetaLinux工程FSBL do_configureh错误
更换PetaLinux工程的HDF/XSA文件后,PetaLinux工程编译出现FSBL do_configureh错误。使用命令“petalinux-build -x mrproper -f ”,彻底清除工程,再编译工程,不再有问题。
2020-11-24 |
Petalinux
周末创客|利用SVM快速识别细菌菌株特性
冬天快要到了,细菌们到了卷土重来的季节,那么为了针对细菌的抗生素耐药性,我们该怎么快速地发现对应的药物呢?来自思克莱德大学的Ryan Greer在OpenHW2020中,利用了PYNQ上的支持向量机,通过使用分类算法,从来自抗生素生产菌的高光谱图像中快速识别细菌菌株的特性。
2020-11-23 |
SVM
,
PYNQ-Z2
,
OpenHW2020
【工程师分享】Audio工程测试1080p yuv422 10bit编码,软件报告VCU能力不足
使用Xilinx VCU TRD 2020.1 Audio工程测试1080p yuv422 10bit编码,软件报告VCU能力不足,错误信息是“Codec error: Channel creation failed, processing power of the available cores insufficient”。
2020-11-23 |
VCU解码
【答疑】2019.2 Zynq UltraScale+ MPSoC/RFSoC:RPU 多次挂起-恢复不起作用
当您多次执行 RPU 的挂起/恢复时,它只在挂起/恢复的第一个周期起作用。在挂起/恢复的第二个周期,RPU 在第一次 IPI 调用时挂起。
2020-11-23 |
Zynq-UltraScale
开发者分享 | 在 Zynq UltraScale 器件上通过 Vitis 创建 Linux 用户应用
在本篇博文中,我们将探讨如何在 Vitis™ 中使用 UIO 驱动框架创建简单的 Linux 用户应用。
2020-11-20 |
Zynq-UltraScale
,
Vitis
,
ZCU104
,
每日头条
【工程师分享】Audio工程测试1080p yuv422 10bit编码,软件报告VCU能力不足
使用Xilinx VCU TRD 2020.1 Audio工程测试1080p yuv422 10bit编码,软件报告VCU能力不足,错误信息是“Codec error: Channel creation failed, processing power of the
2020-11-19 |
VCU解码
何为FPGA?
我们生活在一个由模拟构成的世界中。不过,数字处理的出现,为我们体验这个世界并与之互动带来了全新的方式,包括卫星导航、自动驾驶汽车、增强现实,当然还有那永远都离不了身的手机。
2020-11-17 |
FPGA应用
,
每日头条
【工程师分享】 解决PetaLinux工程Linux外部源代码编译错误“.kernel-meta/bsp_definition: Directory nonexistent”
在使用Linux外部源代码编译PetaLinux工程时,遇到错误“.kernel-meta/bsp_definition: Directory nonexistent”。执行“petalinux-build -x mrproper -f”清理PetaLinux工程,并且在Linux外部源代码目录执行“make mrproper”清理Linux外部源代码,再次编译PetaLinux工程,...
阅读详情
2020-11-16 |
Petalinux
【周末创客】在家搭一套大气环境实时预测系统可好?
过完秋高气爽季节,在北方又开始出现空气质量变差的情况。对于空气质量该如何进行预测并指导防护呢。西班牙萨拉戈萨大学(University of Zaragoza)的同学在OpenHW2020欧洲区的比赛中,在PYNQ-Z2平台实现了用QNN对16个气体传感器数据融合并用于对大气环境实时预测的方案。
2020-11-16 |
环境实时预测系统
,
PYNQ-Z2
,
OpenHW2020
快速的DDR4 SDRAM开创宇航新时代
为了发掘宇航市场的潜力,卫星运营商正通过提供增值服务,如超高分辨率成像、流媒体视频直播和星上人工智能,提升星上处理的能力以减少下行链路的需求。从2019年到2024年,高吞吐量载荷的市场需求预计增长12倍,带宽增加至26500 Gbps。
2020-11-16 |
宇航
,
XQRKU060
,
SDRAM
,
DDR4T04G72
RoE (Radio Over Ethernet) 赋能5G无线应用
赛灵思 Radio over Ethernet Framer核是一整套 eCPRI 和下一代前传接口系统解决方案中不可或缺的一部分。赛灵思专为此提供了仿真工程和硬件演示。本篇博文将帮助用户初始化仿真示例、分析波形中的仿真数据并展示如何使用测试激励文件演示文件来应用用户自己的配置。
2020-11-13 |
eCPRI
,
5G
,
每日头条
基于Xilinx UltraScale架构的 FPGA 存储器 IP 产品指南 (v1.4)
本指南提供有关使用、定制和仿真 DDR3 或 DDR4 SDRAM、LPDDR3 SDRAM、QDR II+ SRAM、QDR-IV SRAM 或 RLDRAM 3 接口内核的信息。它还描述了内核架构,并提供了定制和与内核接口的细节。
2020-11-13 |
UltraScale
,
存储器IP
,
PG150
【工程师分享】嵌入式Linux系统中的CPU控制
嵌入式Linux系统中,Linux直接管理所有CPU。默认情况下,系统的目标是提高吞吐率,而不是实时性。为了保证实时性,可以根据应用场景,对CPU实行更加精确的控制。常见的办法有,进程CPU隔离、CPU亲和、中断CPU亲和、进程优先级。
2020-11-13 |
ZCU106
,
linux系统
,
CPU
【工程师分享】在MPSoC ZCU106单板上运行Docker
测试环境:Xilinx ZCU106 单板 Xilinx VCU TRD2020.1 Linux 内核配置:根据文档Docker on Zynq Ultrascale+ (Xilinx Yocto Flow),在PetaLinux工程的文件project-spec/meta-user/recipes-kernel/linux/linux-xlnx/user.cfg里添加下列配置项。
2020-11-12 |
MPSoC
,
ZCU106
【问答】Zynq UltraScale+ MPSoC 处理系统的设计咨询 - 在 85°C 以上运行时,需要更频繁地更新 PS DDR4 / DDR3
如果在 85 摄氏度以上的工作温度下运行,DRAM 需要更频繁地更新。对于 PS DDR4/DDR3,更新周期必须减半。如果不进行调整,可能会出现数据丢失/损坏的情况。
2020-11-12 |
Zynq UltraScale+
第一页
前一页
…
58
59
60
…
下一页
末页