跳转到主要内容
FPGA 开发圈
Toggle navigation
新闻
视频
技术文章
博客
下载中心
活动
登录
注册
掌握多轴机器人技术:详细步骤指南
智多晶高精度PWM控制方案
五项功能可提升边缘端嵌入式 AI 性能
软件更新:Vivado 2019.1 现已开放下载
Vivado Design Suite 可提供通过新一代 C/C++ 及 IP 设计实现超高生产力的新方法。下载最新 UltraFast™ 高层次生产力设计方法指南,实现比用传统方法提升 10~15 倍的生产力。Vivado HLx 版本:
2019-06-06 |
Vivado
技术分享:信号完整性仿真 - 入门
在这篇文章中,我们将介绍如何调用 Hyperlynx、如何设置简单的原理图以及如何运行一些基本的仿真操作。Hyperlynx 可支持下列两种仿真工作流程。
2019-06-06 |
信号完整性
,
仿真
改变游戏规则:只有赛灵思 SoC 才能满足的两种新兴汽车应用!
去年六月,我曾写过赛灵思 FPGA 技术为汽车市场带来的五大优势。那时,我提出了一个“预告”,即赛灵思预计推出两款功能强大的新型汽车应用……这些功能只有通过赛灵思自适应智能 FPGA 技术才有可能实现。 ——Willard Tu,赛灵思汽车电子高级总监
2019-06-06 |
赛灵思
,
SOC
上新:Zynq UltraScale+ RFSoC ZCU111 评估套件
Zynq® UltraScale+™ RFSoC ZCU111 评估套件有助于设计人员为无线、有线接入、预警 (EW)/雷达以及其它高性能 RF 应用快速启动 RF-Class 模拟设计。
2019-06-06 |
Zynq-UltraScale
,
RFSoC
ZYNQ开发(六)ZYNQ的UART加载
ZYNQ的启动镜像是由FSBL程序,PL配置文件,应用层软件三个部分组成,其通过SDK的软件生成工具把三个部分按规定的格式拼凑成一个.bin文件,最终将这个文件写入到QSPIFLASH中,整个ZYNQ在配置好启动方式为FLASH启动后,便可做到上电自启动运行下载到FLASH中的用户程序。
2019-06-05 |
Zynq
Xilinx AI SDK 用户指南发布了,欢迎下载!!!
Xilinx AI SDK是一组用于深神经网络开发工具包(DNNDK)和深学习处理器单元(DPU)的高级库。通过整合大量高效、高质量的神经网络,Xilinx AI SDK提供了一个易于使用的统一接口。这简化了深学习神经网络的使用,即使对于不了解深度学习或FPGAs的用户也是如此。
2019-06-04 |
AI
,
SDK
,
用户指南
,
UG1354
ZYNQ开发(五)双核启动
ZYNQ是一种主从关系的AMP架构,通过松散耦合共享资源,允许两个处理器同时运行自己的操作系统或者裸机应用程序,在各自运行自己的程序或者系统的时候,可以通过共享内存进行双核之间的交互。双核启动中,cpu0完成系统的初始化,与cpu1进行通信,读写共享内存
2019-06-04 |
Zynq
Xilinx7系列FPGA SelectIO篇(2)——IO逻辑资源简介
上篇咱们简单的说了I/O的电气特性,本篇咱们接着介绍I/O逻辑资源,先贴上两张图。图1为HPBANK的I/O模块,图2为HRBANK的I/O模块,两者区别在于后者无ODELAYE模块。
2019-06-04 |
7系列FPGA
,
SelectIO
从边缘至云端的工业解决方案——驱动器/马达控制
使用 Xilinx SoC 和 FPGA 从单轴控制扩展到多轴控制,可带来嵌入式分析及毋庸置疑的确定性、高性能和高功率效率。
2019-06-04 |
马达控制
,
电气驱动器
【下载】ZCU104用户指南
ZCU104 评估套件可帮助设计人员为监控、高级驾驶员辅助系统 (ADAS)、机器视觉、增强实境 (AR)、无人机和医学成像等嵌入式视觉应用快速启动设计。该套件采用带视频编解码器的 Zynq® UltraScale+™ MPSoC EV 器件,支持嵌入式视觉使用案例的许多常见外设及接口。
2019-06-03 |
ZCU104
,
UG1267
米尔推出首款超高性能Zynq UltraScale+ MPSoC核心板
米尔近期隆重推出首款Zynq UltraScale+ MPSoC平台核心板(及开发板):MYC-CZU3EG。其搭载的XILINX新一代Zynq处理器(具体型号XCZU3EG-1SFVC784,未来可选用XCZU2CG,XCZU3CG.XCZU4EV,XCZU5EV), 采用16纳米制程,相比Znyq7000系列每瓦性能提升5倍
2019-06-03 |
米尔科技
,
MYD-ZU3EG
Linux_GUI加速(1)——GUI系统概述
本文会尽量从初学者的角度去描述整个Linux整个图形子系统,但由于其复杂性,涉及到的模块比较多,可能会需要一些相关的先验知识;对于系统的介绍,分析的着重点可能不会在于为什么该这样设计,而是在于在现有的显示系统下,我们能做些什么来适配我们的目的;
2019-06-03 |
GUI
,
人机交互
,
Zynq-7000
学会Zynq(9)定时器使用示例(PPI)
每个Cortex-A9处理器都有私有的32位定时器和32位看门狗定时器。这两种定时器都是32位的计数器,计数到0时产生中断;带有8位的预分频器,能够更好地控制中断周期;可配置为单次重载或自动重载模式;可配置初始值。它们的工作时钟固定为CPU频率的1/2(CPU_3x2x)
2019-06-03 |
Zynq
Virtex UltraScale+ HBM VCU128-ES1 FPGA 评估套件
VCU128 开发板采用全新 Xilinx VU37P HBM FPGA,利用堆叠芯片互连将 HBM 裸片添加到封装基板上的 FPGA 裸片旁边。支持高带宽存储器(HBM) 的 Xilinx FPGA 是计算带宽问题(与在 PCB 上使用 DDR4 等并行内存相关)的明确解决方案。
2019-06-03 |
VCU128-ES1
视频系列26:AXI VDMA IP 的高级用例
该视频系列 26 展示的是可以如何使用 AXI Video Direct Memory Access (VDMA) IP 来实现视频剪裁、画中画或软模式生成器功能。
2019-05-31 |
AXI
,
VDMA
第一页
前一页
…
319
320
321
…
下一页
末页