跳转到主要内容
FPGA 开发圈
Toggle navigation
新闻
视频
技术文章
博客
下载中心
活动
登录
注册
AMD和黑莓合作:推动下一代机器人系统的演进
AMD推出第二代Versal系列器件,为AI驱动型嵌入式系统提供端到端加速
五大理由|为嵌入式应用选择 AMD Spartan UltraScale+ FPGA
Deltacast 借助 AMD 器件推出实时低时延视频采集与流媒体卡
AMD 技术支持 Deltacast 视频卡迅速传输和处理对性能要求较高的工作负载
2024-04-10 |
Deltacast
,
AMD
,
视频采集
AMD推出第二代Versal系列器件,为AI驱动型嵌入式系统提供端到端加速
第二代 Versal 系列产品组合中首批器件借助下一代 AI 引擎将每瓦 TOPS 提升至高 3 倍,同时将基于 CPU 的标量算力较之第一代提升至高 10 倍
2024-04-10 |
AMD
,
Versal
,
AI
,
首页推荐
英特尔和Altera在嵌入式展上发布专为AI打造的边缘和FPGA产品
英特尔及其子公司Altera在嵌入式展上,宣布推出全新边缘优化处理器、FPGA以及市场就绪的可编程解决方案
2024-04-10 |
英特尔
,
Altera
,
AI
,
FPGA
智多晶PLL IP动态相位调整
在FPGA中,动态相位调整(DPA)主要实现LVDS接口接收时对时钟和数据通道的相位补偿,以达到正确接收的目的。
2024-04-09 |
智多晶
,
动态相位调整
,
LVDS
CXL技术:全面升级数据中心架构
作为全球最大数据产生国之一,随着数据规模的成倍增长,中国对更高性能数据中心的需求日益迫切。
2024-04-09 |
CXL
,
数据中心
,
Rambus
AMD Versal AI Edge 自适应计算加速平台之 LVDS 液晶屏显示实验 (5)
实验Vivado工程为“lvds_lcd”。本章介绍lvds lcd液晶屏的color bar显示。
2024-04-09 |
Versal
,
LVDS
,
AMD
Vivado使用入门(三)添加或新建约束文件
本文将详细介绍vivado添加或新建约束文件步骤和方法。
2024-04-09 |
Vivado
LUT RAM,Xilinx VS Altera
最近一些设计里需要极致的利用LUTRAM,借此总结下在Xilinx、Altera中LUT RAM的不同表现,一个“LUT”究竟能干哪些事儿。
2024-04-09 |
LUT
FPGA助力高速未来
超级高铁技术是一种十分新潮的交通概念,它有望以其高速、低压系统重新定义移动出行的未来
2024-04-08 |
FPGA
,
MachXO3
,
莱迪思半导体
,
Swissloop
MMCM/PLL的phase shift mode对STA的影响
在 AMD FPGA 中,当 MMCM 或 PLL 原语的输出时钟属性 CLKOUT*_PHASE 非零时,通常会引入时钟相移。
2024-04-08 |
MMCM
,
AMD
,
每日头条
AI时代,HBM掀起存储芯片新浪潮
AI热潮造就GPU繁荣的同时,也让扮演关键角色的HBM热度高居不下,成为当前AI赛道的新兴爆发风口
2024-04-08 |
AI
,
HBM
,
存储芯片
,
ChatGPT
,
每日头条
基于门控线性网络(GLN) 的无损图像压缩
本项目的目标是通过引入无损高压缩比图像压缩来使医疗数据存储系统更加高效。
2024-04-08 |
图像压缩
,
门控线性网络
第四代AMD EPYC 97X4处理器,为“云”而生
AMD EPYC 97X4处理器利用AMD为“Genoa”开发的所有平台基础设施,支持相同的下一代内存和I/O功能
2024-04-08 |
AMD
,
EPYC
,
云计算
PCIe 7.0,公布新版本
PCI-SIG 本周向其成员发布了 PCI-Express 7.0 规范的 0.5 版,这是该规范的第二版草案
2024-04-07 |
PCIe 7.0
,
PCI-SIG
摆脱刻板印象,在AI世界中释放FPGA全部潜力
人工智能已成为变革制造、运输、通信和医疗器械等各个市场的前沿技术,在半导体领域,大部分对于AI的关注都集中在GPU或专用AI加速器芯片上。
2024-04-07 |
AI
,
FPGA
第一页
前一页
…
4
5
6
…
下一页
末页