跳转到主要内容
FPGA 开发圈
Toggle navigation
新闻
视频
技术文章
博客
下载中心
活动
登录
注册
博客
用Python写综合脚本
本文写了三个示例,展示了三种综合脚本的写法,供大家可以参考。
2022-04-02 |
python
,
综合脚本
基于MATLAB的混频测试
本文介绍MATLAB的混频测试
2022-04-01 |
Matlab
,
混频测试
Vitis HLS命令
vitis_hls 命令默认以 GUI 模式打开。要查看哪些选项可用于vitis_hls,可以使用-help选项
2022-03-31 |
Vitis HLS
FPGA便捷开发-TCL商店(开源)
在IC领域中常用的脚本有Tcl、Perl、Shell、Python等,在这些脚本里面,Tcl(“工具命令语言”)由于其语法简单,易上手等特点,在FPGA开发中越来越受到重视。
2022-03-31 |
TCL
KV260编译SmartCam应用
在KV260 AI入门开发套件简介中提到KV260有四个参考例程,smartcam是其中之一,下面介绍一下如何使用Petalinux编译smartcam应用,以及如何编译smartcam,使用vivado打开工程。
2022-03-29 |
kv260
,
smartcam
PCIe Tandem PROM 方法
实际使用中,Tandem PROM最为简单,Tandem PCIe由于允许通过PCIe进行重配置,因此在服务器领域最为常用。本文只介绍Tandem PROM方式。
2022-03-29 |
PCIe
,
PROM
跨时钟域(CDC)设计方法之单bit信号篇(一)
FPGA内容的设计大都是以同步电路为基础,而同步电路的触发则需要统一时钟。时钟信号彷佛是电路的“心跳”,统一给“被管理的”触发器提供血液
2022-03-25 |
跨时钟域
,
bit信号
,
CDC
FPGA与X86 CPU高速通信的几种方案
本文介绍FPGA与X86 CPU高速通信的几种方案
2022-03-24 |
FPGA
,
高速通信
硬件仿真加速器与原型验证平台
基于软件仿真工具对于动辄几百万门的ASIC验证而言,几乎显得力不从心。不管是从成本还是从性能的角度来看,使用硬件仿真器或者基于FPGA的原型验证平台,几乎是验证工程师的不二法门。
2022-03-22 |
原型验证
,
硬件仿真
量子计算, 电子工程师能做什么?
量子计算是整个科学界追逐的几大热点之一,也注定是将来的国之重器。那么,身为电子信息技术的从业者,我们的学问如何与量子计算机这样的新潮靚物搭上边呢?
2022-03-21 |
量子计算
,
电子工程师
,
RFSoC
FPGA的工作电流能有多大?
众所周知,中高端FPGA的电源中有两大耗电大户,VCCINT核心电压,和MGT高速收发器,实际工作电流取决于资源使用率、时钟频率、逻辑翻转率等
2022-03-21 |
FPGA
,
Zynq-MPSoC
KV260 AI入门开发套件简介
去年参加Xilinx技术日,知道了KV260开发套件,对它有了初步的了解,最近拿到单板,对KV260有了新的认识,跟大家分享一下。
2022-03-18 |
kv260
,
AI
DDR3读写时序
DDR接口信号分为DDR对外接口信号、用户应用接口信号和读写控制信号。对外接口信号直接与DDR芯片连接,用户应用接口信号为DDR控制器IP输出信号
2022-03-14 |
DDR3
,
时序
FPGA开发中全局复位置位(GSR)简介
最近几天读了Xilinx网站上一个很有意思的白皮书,名字叫《Get Smart About Reset:Think Local, Not Global》,在此分享一下心得,包括以前设计中很少注意到的一些细节
2022-03-11 |
GSR
,
WP272
,
全局复位
快速上手Xilinx DDR3 IP核(4)——把MIG IP核封装成一个FIFO(下)(Native接口)
本文将把Xilinx的MIG IP核DDR3的Native接口进行二次封装,将其封装成一个类似FIFO的接口,使其应用起来更加方便简单。
2022-03-10 |
DDR3
,
IP核
第一页
前一页
…
51
52
53
…
下一页
末页