跳转到主要内容
FPGA 开发圈
Toggle navigation
新闻
视频
技术文章
博客
下载中心
活动
登录
注册
博客
从底层结构开始学习FPGA——时钟结构
7系列FPGA的时钟资源通过专用的全局和区域I/O和时钟资源管理复杂和简单的时钟需求。
2022-07-20 |
FPGA
,
时钟结构
Xilinx 7系列FPGA架构之SelectIO结构(二)
7系列FPGA支持非常宽的I/O电压标准,本文介绍以下典型的I/O电压标准及端接匹配电路
2022-07-19 |
7系列FPGA
,
SelectIO
Xilinx Vivado自带编辑器文字部分出现乱码解决办法
在进行FPGA开发时,常用的代码编辑器比如Sublime,但是最近发现再Sublime中编辑的代码文字部分
2022-07-19 |
Vivado
,
编辑器
Vivado 打印
之前通过发布的文章是真实的(文章是描述的)命令命令在上面的实际情况下使用的。在实现的每个子结束后打印至指定日志文件
2022-07-18 |
Vivado
从底层结构开始学习FPGA----FIFO IP的定制与测试
在这篇文章中,已经对FIFO IP核的各个关键因素做了详细的讲解。
2022-07-18 |
FPGA
创建K26 SOM最小系统
本文介绍如何使用K26 SOM新建最小系统,以及如何解决工程中经常出现的问题。
2022-07-18 |
K26
Xilinx AX7103 MicroBalze学习笔记——MicroBlaze 串口发送 Hello World 实验
本节介绍最简单的实验工程,用串口打印helloworld。
2022-07-15 |
AX7103
,
MicroBlaze
从底层结构开始学习FPGA----FIFO IP核及其关键参数介绍
本文对xilinx FIFO IP的参数做详细解读
2022-07-14 |
FPGA
,
IP核
,
FIFO
,
首页推荐
Xilinx AX7103 MicroBalze学习笔记——MicroBlaze介绍
MicroBlaze具有多功能互连系统,可支持各种嵌入式应用。
2022-07-14 |
MicroBalze
,
AX7103
Xilinx 7系列FPGA架构之SelectIO结构(一)
从本文开始我们介绍Xilinx 7系列FPGA的SelectIO资源结构及使用
2022-07-14 |
7系列FPGA
,
SelectIO
5G NR中的HARQ机制基本原理
本文主要简述一下在无线通信系统中常用的HARQ机制。注意,在不同的标准中,HARQ传输机制有所不同。
2022-07-13 |
5G-NR
,
HARQ
,
无线通信系统
,
首页推荐
FPGA入门必备学习网站和工具
推荐几个非常不错的学习网站,包括基础语法学习、IP核下载、基本语法联系等
2022-07-13 |
FPGA
Xilinx的两款FPGA平台xdma和qdma
之前使用过xdma和qdma,但是未对其流程梳理,今天对其DMA操作流程梳理下,以备记录。
2022-07-12 |
DMA
,
FPGA,
从底层结构开始学习FPGA----Block RAM(BRAM,块RAM)
RAM是什么?RAM就是一张存储表,可写、可读。只要提供地址信息与数据,就可以往指定的地址写入数据
2022-07-11 |
FPGA
,
BRAM
,
RAM
BUFGMUX的使用
BUFGMUX可能使用Xlinx FPGA器件的都有了解,但从使用角度考虑,做FPGA产品开发时,可能使用比较少,但做FPGA原型验证可能就比较多了。
2022-07-11 |
BUFGMUX
第一页
前一页
…
45
46
47
…
下一页
末页