跳转到主要内容
FPGA 开发圈
Toggle navigation
新闻
视频
技术文章
博客
下载中心
活动
登录
注册
技术
ESIstream IP – 简化确定性数据序列化的设计
ESIstream是一个开源的串行数据接口协议,成本极低,支持多种FPGA架构的简单硬件实现,并占用最小的资源。简单来说,它是JEDEC的JESD204B子集1和2标准的开源替代方案。另外,ESIstream可为用户带来很多好处,这里将讨论其中的一些,包括低复杂度、低链接延迟和实现确定性延迟的简单方案。
2019-07-01 |
无线电系统
,
ESIstream
,
JESD204B
【分享】VCU TRD 2019.1 执行devemem报告错误“devmem: mmap: Operation not permitted”
在VCU TRD 2019.1的Linux里,使用devemem读写内存,得到错误“devmem: mmap: Operation not permitted”。
2019-06-28 |
LINUX
摆脱Vivado单独建仿真环境的终极解决方案
本文从最原始文件搭建仿真环境的思路出发,尝试着研究脱离Vivado单独建仿真环境的过程中都会遇到什么问题,采用什么样的方法比较容易解决,笔者试了好几个工程,总结出一套相对完善的解决思路,来分享给大家。
2019-06-27 |
Vivado
,
Vivado仿真
S参数究竟是什么?
现代高速模数转换器(ADC)已经实现了射频(RF)信号的直接采样,因而在许多情况下均无需进行混频,同时也提高了系统的灵活性和功能。本系列文章将从三个部分入手,说明如何将散射参数(也称为S参数)应用于直接射频采样结构的设计。
2019-06-27 |
S参数
,
ADC
,
高速模数转换器
CERN研究|可定制人工智能加速暗物质探索
在项目中,CERN研究人员通过将AI推理和性能关键传感器的预处理在部署于大型强子对撞机(LHC)中的Xilinx Virtex Ultrascale FPGA上结合,通过自行设计的一套HLS4ML的软件工具,可定制计算极大的加速了处理能力, 并且使得神经网络推理的延时降低到100ns数量级
2019-06-25 |
人工智能
,
CERN
,
每日头条
Linux_GUI加速(3)——加速模块设计
该系列前两篇主要扯了扯Linux中GUI相关的DRI框架及相关组件实现方式。细想一下,对于GUI相关的加速能做的其实不多,开发一个2D或3D的显卡加速子模块对于一个DEMO教程的量级来说工作量太大,我们在这只实现一下简单的功能
2019-06-25 |
LINUX
,
GUI加速
Pynq框架&Ultra96|FPGA加速N粒子重力并行模拟
通过使用以200 MHz运行的8个并行浮点加速器,展示小型ZU3EG SoC的科学计算能力。
2019-06-21 |
PYNQ
,
Ultra96
,
FPGA加速
基于FPGA的多级CIC滤波器实现四倍抽取一
在实现多级CIC滤波器前我们先来了解滑动平均滤波器、微分器、积分器以及梳状滤波器原理。CIC滤波器在通信信号处理中有着重要的应用。
2019-06-21 |
FPGA
DAC 2019 | 西安交大获得DAC快速目标检测竞赛国内第一,全球第二
Design Automation Conference 自动设计大会是全球久负盛誉的产学研交流盛会,也是计算机学会推荐的A类会议之一。2019年第56届DAC大会在拉斯维加斯举行,Xilinx将平台升级到了支持Pynq框架的Ultra96,该平台搭载了Xilinx UltraScale+ ZU3器件。
2019-06-20 |
Xilinx
,
Ultra96
,
UltraScale
Python 最抢手、Java 最流行、Go 最有前途,7000 位程序员揭秘 2019 软件开发现状
互联网的下半场,科技公司为面对更加严峻的竞争环境,越来越重视开源节流。而对于身处其中且撑起 IT 半边天的技术人,如今如何了?从技术角度来看,其又该作何改变顺应潮流?接下来,我们将从 JetBrains 最新发布的《2019 开发人员生态系统现状》报告中一窥究竟。
2019-06-20 |
python
,
软件开发
与调试 PCIe 链接训练相关问题的 (第一部分)
在使用 PCI Express IP 进行设计时,如果在第一次尝试与链接伙伴建立链接时就非常顺利,那是非常不错的。但是,有时链接不会那么顺利。成功的 PCI Express 链接是来自两个不同供应商的产品相互兼容的结果。如果链接失败,问题有可能出在任何一方。
2019-06-20 |
PCIe
关于P4编程语言的几个误区
近几年SDN之父Nick教授身体力行的开始改造OpenFlow,网络设备第一次和计算设备一样具有了可编程的能力。和OpenFlow刚刚面世一样,用于网络设备编程的P4编程语言也存在众多误解。本文的主要目的就是解惑P4编程语言的几个常见误区。
2019-06-20 |
P4
【分享】Ubuntun 16.04系统,Python2和Python3不兼容,导致PetaLinux 2019.1 执行"petalinux-config", 失败。
作者:hankf,Xilinx Employee Ubuntun 16.04系统,PetaLinux 2019.1 执行"petalinux-config", 失败。 1. PetaLinux 2019.1 执行"petalinux-config", 失败。
2019-06-18 |
python
Linux_GUI加速(2)——Linux中的DRM-KMS分析
本篇主要以Xilinx的xc7z010 的SOPC(zybo的开发板)为硬件平台,在以下几方面介绍:以zynq 7000的逻辑资源(PL)搭建CRTC/Encoder/Connector硬件模块,以HDMI输出接口为例,介绍各个模块的接口特性;会先给出DRM+KMS驱动框架下的主要模块,并针对上述硬件子模块分析对应的内核驱动部分;
2019-06-18 |
GUI
,
Zynq-7000
ZYNQ开发(七)zynq AXI总线的简单介绍
AXI (Advanced eXtensible Interface) 本是由ARM公司提出的一种总线协议, Xilinx从 6 系列的 FPGA 开始对 AXI 总线提供支持,目前使用 AXI4 版本。
2019-06-17 |
Zynq
第一页
前一页
…
91
92
93
…
下一页
末页