跳转到主要内容
FPGA 开发圈
Toggle navigation
新闻
视频
技术文章
博客
下载中心
活动
登录
注册
技术
[工程师分享]在PetaLinux工程中导出所有关键模块代码
PetaLinux工程会自动下载代码并编译。很多时候,工程师需要修改代码,加入调试信息
2022-11-07 |
Petalinux
,
每日头条
zynq开发中的设备树
今天把设备树相关的知识点总结一下,希望以后遇到设备树时,能够自如应对。
2022-11-07 |
Zynq
,
设备树
Versal GTY 仿真:初始化、复位和速率变更
本篇博文侧重于提供 Versal™ GTY 仿真示例、演示 GTY 如何解复位以及如何执行速率变更。
2022-11-04 |
GTY
,
每日头条
,
Versal
在 Versal 中通过 NoC 从 PS-APU 对 AXI BRAM 执行基本读写操作
本篇博文旨在演示如何通过 NoC 从 Versal™ 应用处理单元 (APU) 访问 AXI BRAM。
2022-11-03 |
Versal
,
VCK190
,
每日头条
如何实现以300公里/小时的速度创建3D城市地图?
徕卡CityMapper-2是徕卡测量系统使用Enclustra Mercury+ XU8模块和FPGA Manager PCIe IP解决方案
2022-11-02 |
3D城市地图
,
Mercury+XU8
,
瑞苏盈科
AMD Xilinx MPSoC 加载bit文件方法大全
对于FPGA设计,传统设计都是一个FPGA一个设计,产生一个Bit文件。这就是完整bit文件(full bit)
2022-11-01 |
MPSoC
,
FPGA设计
,
bit文件
,
每日头条
在 FPGA 上快速构建 PID 算法
作为一名工程师,在项目实施阶段多多少少会遇到需要使用控制理论的应用程序。
2022-10-31 |
FPGA
,
PID算法
基于Zybo Z7的图像处理加速项目
在这个项目中,我们将创建一个简单的函数,将彩色图像转换为灰度图像
2022-10-28 |
Zybo-Z7
,
图像处理
,
每日头条
如何使用2022.1版本工具链实现ZCU102 USB启动(下)
由于UG1029已经对LINUX下dfu-util的操作步骤做了详细说明,本文介绍WIN10下dfu-util的操作步骤
2022-10-27 |
ZCU102
,
每日头条
PCIE项目中AXI4 IP核例化详解
本工程实现PCIE的8通道速率2.2GBps通信,并验证数据的正确性
2022-10-27 |
PCIe
,
AXI4
,
IP核
只需1小时,轻松玩转视觉AI?Xilinx Kria KV260视觉AI套件评测
视觉AI应用发展至今,已经遍地开花,你能想到的或想不到的地方,它都存在
2022-10-26 |
视觉AI
,
KRIA
,
kv260
,
每日头条
以自适应计算提升机器人效率
随着机器人专家不断面临传统处理器架构带来的局限性,他们需要定制化和并行性来应对未来的性能、数据安全和运行安全挑战
2022-10-26 |
自适应计算
,
机器人
如何使用2022.1版本工具链实现ZCU102 USB启动(上)
本文依据2022.1版本工具链的特性,对UG1209(最新版本为2020.1)中介绍的USB BOOT启动步骤做了修改
2022-10-25 |
ZCU102
,
2022.1
,
每日头条
,
UG1209
嵌入式 Xen dom0-less 解决方案
在使用 Xen dom0-less的时候,会有一个问题产生: 可以用'xl' 命令boot起来的image
2022-10-13 |
Xen
,
每日头条
Zynq-7000 设计咨询:FSBL 身份验证攻击
在此物理攻击中,攻击者可能利用 Zynq-7000 SoC 第一阶段启动加载程序 (FSBL) 绕过身份验证
2022-10-12 |
Zynq-7000
,
FSBL
,
身份验证
第一页
前一页
…
24
25
26
…
下一页
末页